وبلاگ

توضیح وبلاگ من

دانلود سمینار ارشد مهندسی برق الکترونیک: بررسی مشخصه های الکتریکی DG-SOI MOSFETs

 
تاریخ: 07-11-99
نویسنده: نویسنده محمدی

در دو دهه گذشته، فناوری CMOS به سرعت حوزه مدارهای مجتمع را در برگرفته و راهکارهایی ارزان و کارا عرضه نموده است. اگرچه افزاره دو قطبی سیلیکان هنوز کاربردهای مناسب خود را دارد ولی امروزه فقط فرایندهای CMOS به صورت یک انتخاب موفق برای مجتمع سازی سیستم های پیچیده سیگنال مرکب (دیجیتال – آنالوگ) درآمده است. افزایش سرعت و کاهش توان مصرفی در مدارهای مجتمع CMOS همواره به عنوان یک هدف اصلی مورد توجه بوده است. در سالهای اخیر نیاز به طراحی افزاره های توان پایین به صورت قابل ملاحظه ای افزایش یافته است. برای کاهش مصرف توان در مدارهای CMOS از روش های مختلفی استفاده می شود که به عنوان مثال می توان به تغییر ساختار مدار، کاهش ولتاژ هزینه و تغییر ابعاد ترانزیستورها اشاره کرد. در این سمینار تغییر ابعاد ترانزیستور مورد بررسی و تحلیل قرار گرفته است. ساختار فصول به این شرح است: در فصل اول اهمیت توان مصرفی، اجزای آن و راه های کاهش توان مصرفی بیان شده است. در فصل دوم، افزاره ماسفت دو گیتی سیلیکان بر روی عایق مورد بررسی قرار گرفته است. نشان داده شده است، این افزاره برای کاربردهای توان پایین مناسب می باشد. در فصل سوم، با بهره گرفتن از شبیه سازی کامپیوتری اطلاعات کمی مناسبی جهت بهینه سازی ابعاد افزاره برای کاربردهای توان پایین ارائه شده است. فصل اول: کلیات 1-1) اهمیت توان مصرفی در مدارهای مجتمع افزایش سرعت و کاهش توان مصرفی در مدارهای مجتمع CMOS همواره به عنوان یک هدف اصلی مورد توجه بوده است. در سالهای اخیر نیاز به طراحی افزاره های توان پایین به صورت قابل ملاحظه ای افزایش یاف ته است. عوامل متعددی بر این افزایش چشمگیر تقاضا موثرند. یک دسته از این عوامل ناشی از رشد سریع کاربردهای پرتابل نظیر کامپیوترهای قابل حمل، تلفن های سلولی و دیگر وسایل مخابراتی قابل حمل می باشد. پرتابل بودن این سیستم ها ابعاد و وزن باتری ها را محدود می کند و محدودیت شدیدی بر مصرف توان افزاره ها می گذارد. دسته دیگر، ناشی از رشد کاربردهای غیر پرتابل نظیر تجهیزات الکترونیکی پزشکی می باشد که بر پایه مدارهای مجتمع CMOS می باشند و مصرف توان به یک پارامتر بسیار مهم در این سیستم ها تبدیل گشته است. شکل (1-1) تغییرات چگالی توان (توان بر واحد سطح) برحسب کاهش ابعاد ترانزیستورها را نشان می دهد. با پیشرفت تکنولوژی و کاهش ابعاد تراشه ها میزان چگالی توان تراشه ها به میزان قابل توجهی افزایش یافته است. بدین ترتیب، به منظور جلوگیری از صرف هزینه گزاف استفاده از خنک کننده بر روی تراشه ها، لزوم بکارگیری روش هایی برای کاهش توان مصرفی در مدارهای مجتمع CMOS مشخص می شود. همچنین با گرم شدن تراشه ها عمر دستگاه به شدت کاهش می یابد که می تواند باعث ایجاد مشکلات بعدی شود. برای کاهش توان مصرفی در مدارهای CMOS از روش های مختلفی استفاده می شود، به عنوان مثال می توان به تغییر ساختار مدار، کاهش ولتاژ تغذیه و تغییر ابعاد ترانزیستورها اشاره کرد. آشنایی با روش های کاهش توان مصرفی در مدارهای مجتمع CMOS مستلزم دانستن اجزای توان مصرفی در این مدارها می باشد.


فرم در حال بارگذاری ...

« سمینار ارشد مهندسی برق کنترل: میزان تحمل بار در روبات ها توسط سیستم های هوشمندسمینار ارشد برق مخابرات: تحلیل و شبیه سازی کاربرد BAND GAP STRUCTURE در آنتن های میکرواستریپ »